1. Наука
  2. Видання
  3. Наука і техніка Повітряних Сил Збройних Сил України
  4. 1(18)'2015
  5. Минимизация длины топологических путей прохождения сигналов по матрице процессоров при размещении системы булевых уравнений в Programmable Unlimited Systems

Минимизация длины топологических путей прохождения сигналов по матрице процессоров при размещении системы булевых уравнений в Programmable Unlimited Systems

Н. Т. Процай
УДК 681.32
Мова статті: російська
Анотації на мовах:

В статье предложен метод решения задачи минимизация общей длины топологических путей прохождения сигналов по матрице процессоров при размещении системы булевых уравнений в Programmable Unlimited Systems, в целях максимального использования параллельного и конвейерного режимов работы мультипроцессора для получения решения за минимально возможное время. Приведены топологическая и математическая модели структуры процессора. Проанализированы достоинства и недостатки метода. Очерчены перспективы дальнейших исследований в данном направлении.
Ключові слова: мультипроцессор, секвенсер, Programmable Unlimited Systems, планарная структура, волновой алгоритм, булевы уравнения, граф, минимизация пути на графе
Інформація про авторів публікації:
Бібліографічний опис для цитування:
Процай Н. Т. Минимизация длины топологических путей прохождения сигналов по матрице процессоров при размещении системы булевых уравнений в Programmable Unlimited Systems / Н. Т. Процай  // Наука і техніка Повітряних Сил Збройних Сил України. — 2015. — № 1. — С. 157-161.